Incrustation par décalage de phase en quadrature

le Quadrature Phase Shift Keying (QPSK) est une variante de BPSK, et c'est aussi un schéma de modulation à double bande latérale supprimée (DSBSC), qui envoie deux bits d'informations numériques à la fois, appelé comme bigits.

Au lieu de convertir des bits numériques en une série de flux numériques, il les convertit en paires de bits. Cela réduit le débit binaire des données de moitié, ce qui laisse de l'espace pour les autres utilisateurs.

Modulateur QPSK

Le modulateur QPSK utilise un séparateur de bits, deux multiplicateurs avec oscillateur local, un convertisseur série-parallèle 2 bits et un circuit d'été. Voici le schéma de principe pour le même.

A l'entrée du modulateur, bits pairs du signal de message ( par exemple, 2 ème bit, 4 ème bit, 6 ème bit, etc.) et les bits impairs ( par exemple, premier bit, 3 ème bit, 5 ème bit, etc.) sont séparés par le séparateur de bits et sont multipliés par la même porteuse pour générer des BPSK impairs (appelés commePSKI) et même BPSK (appelé comme PSKQ). lePSKQ le signal est de toute façon déphasé de 90 ° avant d'être modulé.

La forme d'onde QPSK pour une entrée à deux bits est la suivante, qui montre le résultat modulé pour différentes instances d'entrées binaires.

Démodulateur QPSK

Le démodulateur QPSK utilise deux circuits de démodulateur de produit avec un oscillateur local, deux filtres passe-bande, deux circuits intégrateurs et un convertisseur parallèle-série 2 bits. Voici le diagramme pour le même.

Les deux détecteurs de produit à l'entrée du démodulateur démodulent simultanément les deux signaux BPSK. La paire de bits est ici récupérée à partir des données d'origine. Ces signaux, après traitement, sont transmis au convertisseur parallèle-série.